数字频率计的设计毕业论文 基于单片机的数字频率计设计类毕业论文文献都有哪些

2024-02-11 21:59:00 来源 : haohaofanwen.com 投稿人 : admin

下面是好好范文网小编收集整理的数字频率计的设计毕业论文 基于单片机的数字频率计设计类毕业论文文献都有哪些,仅供参考,欢迎大家阅读!

数字频率计的设计毕业论文

1.【期刊论文】基于51单片机的数字频率计的设计与实现

期刊:《内江科技》 | 2020 年第 005 期

链接:

---------------------------------------------------------------------------------------------------

2.【期刊论文】基于FPGA和单片机的高精度数字频率计的设计与实现

期刊:《数字技术与应用》 | 2019 年第 011 期

摘要:本文主要介绍了一种基于FPGA和单片机的高精度数字频率计的设计与实现。51单片机实现计算功能,液晶屏完成数据显示,FPGA对被测信号计数并将测量结果发送给单片机。实现了频率范围为1Hz~10MHz、有效电压范围为50mV~1V的正弦波信号频率和周期的测量;以及频率范围在100Hz~1MHz、峰峰值电压范围50mV~1V的两路同频周期方波信号的时间间隔测量,时间间隔测量范围为0.1μs~10m s。

关键词:FPGA;51单片机;频率测量;时间间隔测量

链接:

---------------------------------------------------------------------------------------------------

3.【期刊论文】基于51单片机宽量程数字频率计的设计与实现

期刊:《电子世界》 | 2019 年第 024 期

链接:

---------------------------------------------------------------------------------------------------

4.【期刊论文】基于单片机的数字频率计的设计与实现

期刊:《电子设计工程》 | 2017 年第 018 期

摘要:In order to realize the portability and simplicity of the frequency measurement, A frequency measurement method is adopted in this paper. which based on the core of a 51 single chip microcomputer,combined with a simple peripheral hardware circuit. By using the timer and counter of the single chip microcomputer, the measured signal is counted, and the final measurement result is displayed in the external digital tube. After the design is completed, the simulation test is carried out by Proteus which is a simulation tool, the simulation results are given and the physical diagram of the frequency meter is produced. The test range is from 0 to 1MHz by using 24M crystal oscillator, This design meet the general application requirements. From the results of simulation and physical test, the frequency measurement method is feasible, and the result is reliable.%为了实现频率测量的轻便性和简单化,文章采用了一种以51单片机为核心,结合简单的外围硬件电路进行频率测量的方法.利用单片机自身的定时器和计数器对被测信号进行计数】1】,并将最终的测量结果在外接数码管中显示.设计完成后通过Proteus仿真工具对设计成果进行了仿真测试,给出了仿真结果,并制作出了频率计的实物图.选取24 M晶振,测试范围在0~1 MHz,满足一般应用领域的测试要求.从仿真和实物测试结果看,文章所述的频率测量方案切实可行,测量结果可靠.

关键词:频率;仿真;计数;中断

链接:

---------------------------------------------------------------------------------------------------

5.【期刊论文】基于单片机的数字频率计的设计和仿真

期刊:《电子设计工程》 | 2017 年第 001 期

摘要:为了能够精确测量频率等参数,提出了一种基于单片机的数字频率计的设计方法,以AT89S51单片机作为系统的主控芯片,待测信号经过放大整形电路和分频后,输入到单片机中进行采样测量,最后通过显示和存储电路将结果显示并存储起来,可以测量待测信号的频率、周期、脉冲宽度和占空比等参数.并基于Multisim仿真软件设计了仿真电路,结合keil软件进行了软硬联调,结果表明该电路能精确的测量待测信号的各种参数,频率测量误差低于0.05%,测量范围为1 Hz~1 MHz,仿真效果良好.

关键词:频率计;单片机;Multisim;仿真

链接:

---------------------------------------------------------------------------------------------------

6.【学位论文】基于FPGA的数字频率计设计与仿真

目录

封面 摘要 英文摘要 目录 第1章 绪论        1.1 课题的研究背景        1.2 国内外研究现状及发展趋势        1.3 课题研究的主要内容 第2章         2.1 常用频率测量方法            2.1.1 直读测频法            2.1.2 比较测频法            2.1.3 脉冲计数测频法        2.2 脉冲计数法测量原理        2.3 基于脉冲计数的直接测频法            2.3.1 直接测频法原理            2.3.2 直接测频法误差及测频范围分析        2.4 基于脉冲计数的周期测频法            2.4.1 周期测频法原理            2.4.2 周期测频法的误差分析        2.5 本文频率计的设计        2.6 本章小结 第3章 基于FPGA数字频率计设计方案        3.1 FPGA技术            3.1.1 EDA技术及设计方法            3.1.2 FPGA技术及设计流程        3.2 FPGA的结构与工作原理            3.2.1 查找表的原理与结构            3.2.2 FPGA的数字逻辑实现原理            3.2.3 Verilog语言        3.3 频率计的总体设计        3.4 本章小结 第4章 频率计各功能模块的设计实现        4.1 系统总体设计        4.2 各模块的设计与仿真            4.2.1 测频控制信号模块            4.2.2 十进制计数模块            4.2.3 32位锁存模块REG32B            4.2.4 对数字频率计的高精度优化        4.3 系统仿真波形        4.4 本章小结 结论 致谢 参考文献 附录 声明

著录项

学科:集成电路工程

授予学位:硕士

年度:2015

正文语种:中文语种

中图分类:设计

链接:

---------------------------------------------------------------------------------------------------

7.【学位论文】基于VHDL语言的全同步数字频率计的设计与研究

目录

著录项

学科:交通信息工程及控制

授予学位:硕士

年度:2011

正文语种:中文语种

中图分类:频率计

链接:

---------------------------------------------------------------------------------------------------

8.【学位论文】基于PIC单片机的直接数字频率合成信号发生器的设计

目录

著录项

学科:通信与信息系统

授予学位:硕士

年度:2010

正文语种:中文语种

中图分类:数字式

链接:

---------------------------------------------------------------------------------------------------

9.【学位论文】基于通用集成电路的数字频率计设计与实现

目录

封面 文摘 英文文摘 声明 第一章绪论        1.1频率计概述        1.2频率计发展现状及研究概况        1.3本课题的研究背景及主要研究意义        1.4本课题的主要内容 第二章电子产品的设计与制作        2.1电路的设计            2.1.1电路设计的内容和方法            2.1.2电路设计的步骤        2.2产品的制作            2.2.1印制电路板的制作            2.2.2元器件的焊接            2.2.3机壳的制作            2.2.4整机的装配        2.3小结 第三章数字频率计的设计与仿真        3.1 Proteus软件介绍        3.2设计指标        3.3设计方案选择        3.4数字频率计原理        3.5数字频率计单元电路设计与仿真            3.5.1放大整形电路            3.5.2时基电路            3.5.3控制电路            3.5.4计数、译码、显示电路        3.6数字频率计原理图        3.7直流稳压电源的设计            3.7.1直流稳压电源基本原理            3.7.2电源电路设计        3.8小结 第四章数字频率计PCB设计与制作        4.1数字频率计原理图绘制            4.1.1绘制原理图            4.1.2创建网络表        4.2数字频率计PCB设计        4.3 PCB板制作        4.4小结 第五章数字频率计的组装与调试        5.1数字频率计的焊接        5.2数字频率计的调试            5.2.1电路连通性检测            5.2.2单元电路的测试            5.2.3系统连调        5.3数字频率计的组装        5.4小结 总结 参考文献 附录 致谢

著录项

学科:电子与通信工程

授予学位:硕士

年度:2008

正文语种:中文语种

中图分类:设计

链接:

---------------------------------------------------------------------------------------------------

10.【学位论文】基于单片机和CPLD的等精度数字频率计设计

目录

封面 原创性声明及关于学位论文使用授权的声明 中文摘要 英文摘要 第一章概述 §1.1课题来源 §1.2研究内容及相关技术 §1.3测量原理 §1.4系统设计指标 第二章硬件电路设计 §2.1系统顶层电路设计 §2.2测频模块的工作原理及设计            2.2.1 CPLD的结构与功能介绍            2.2.2 CPLD测频专用模块逻辑设计 §2.3单片机主控模块            2.3.1 AT89C51单片机性能            2.3.2单片机控制电路 §2.4外围电路设计            2.4.1键盘接口电路            2.4.2显示电路            2.4.3电源模块            2.4.4其它电路 第三章软件设计 §3.1 Quartus Ⅱ概述 §3.2 Quartus Ⅱ使用VHDL实现系统功能的全过程            3.2.1电子系统的设计方法            3.2.2“自顶向下”与“自底向上”的设计方法            3.2.3 VHDL语言简介            3.2.4本系统CPLD模块的顶层设计            3.2.5各子功能模块设计 §3.3 CPLD模块仿真 §3.4单片机的汇编语言编程            3.4.1单片机主程序            3.4.2测频、测周期、测脉宽及测占空比子程序            3.4.3键盘扫描、时间值输入及计数值计算子程序 第四章实验测试及误差分析 §4.1测频精度分析 §4.2实验测试及误差分析            4.2.1实验测试的方法            4.2.2系统的硬件验证            4.2.3误差分析 小结 参考文献 致谢 附录:单片机相关子程序

著录项

学科:电子与通讯工程

授予学位:硕士

年度:2007

链接:


相关文章

专题分类